Рассмотрим как работает эта схема.
Пусть для определённости на вход S подан единичный сигнал, а R = 0.
Тогда независимо от состояния другого входа, который подсоединён к выходу Q (иначе говоря, вне зависимости от предыдущего состояния триггера), верхний по схеме элемент ИЛИ – Не получит на выходе 0 (результат ИЛИ, естественно, равен 1, но его инверсия – 0). Этот нулевой сигнал подаётся на вход другого логического элемента, где на втором входе R тоже установлен 0. в итоге после выполнения логических операций ИЛИ – НЕ над двумя входными нулями этот элемент получает на выходе 1, которую возвращает первому элементу на соответствующий вход. Последнее обстоятельство очень важно: теперь, когда на этом входе установилась 1, состояние другого входа, (S) больше не играет роли. Иными словами, если даже теперь убрать входной сигнал S, внутренне распределение уровней сохранится без изменений. Поскольку согласно нашим рассуждениям Q = 1, триггер перешёл в единичное состояние, и, пока не придут новые внешние сигналы, сохраняет его. Итак, при подаче сигнала на вход S триггер триггер переходит в устойчивое единичное состояние.
При противоположной комбинации сигналов R =1 и S =0 вследствие полной симметрии схемы все происходит совершенно аналогично, но теперь на выходе Q уже получится 0. Иными словами, при подаче сигнала на вход R - триггер сбрасывается в устойчивое нулевое состояние.
Особо отметим, что окончание действия сигнала в обоих случаях приводит к тому, что R=0 и S=0. мы видели, что при этом триггер сохраняет на выходе Q тот сигнал, который был установлен входным импульсом (S или R). Отсюда такой режим часто называют режимом хранения информации. Итак, при отсутствии входных сигналов триггер сохраняет последнее занесённое в него значение сколь угодно долго.
Оставшийся режим S=1 и R=1, когда сигнал подаётся на оба входа одновременно, считается запрещённым, поскольку в этом случае после снятия входных сигналов (особенно одновременно!) результат непредсказуем.
Можно заполнить следующую таблицу:
Вход S |
Вход R |
Выход Q |
___ Выход Q |
Режим регистра |
1 |
0 |
1 |
0 |
Установка 1 |
0 |
1 |
0 |
1 |
Установка 0 |
0 |
0 |
Последние значения |
Хранение информации |
|
1 |
1 |
запрещено |
Итак, мы выяснили, как работает триггер.
Без преувеличения триггер является одним из существенных узлов при проектировании ЭВМ. Так как триггер может хранить только 1 бит информации, то несколько триггеров объединяют вместе.
Полученное устройство называется регистром. Регистры содержатся во всех вычислительных узлах компьютера – начиная с центрального процессора, памяти и заканчивая периферийными устройствами, и позволяют также обрабатывать информацию. В регистре может быть 8, 16, 32 или 64 триггера.
Вопросы :
1. Назначение сумматора и триггера
2. Области использования сумматора и триггера
29-04-2015, 02:52